可控硅觸發(fā)電路必須滿足的三個主要條件
一、可控硅觸發(fā)電路的觸發(fā)脈沖信號應有足夠的功率和寬度
為了使所有的元件在各種可能的工作條件下均能可靠的觸發(fā),可控硅觸發(fā)電路所送出的觸發(fā)電壓和電流,必須大于元件門極規(guī)定的觸發(fā)電壓 UGT 與觸發(fā)電流 IGT 最大值,并且留有足夠的余量。另外,由于可控硅的觸發(fā)是有一個過程的,也就是可控硅觸發(fā)電路的導通需要一定的時間,不是一觸即發(fā),只有當可控硅的陽極電流即主回路電流上升到可控硅的擎住電流 IL 以上時,管子才能導通,所以觸發(fā)脈沖信號應有一定的寬度才能保證被觸發(fā)的可控硅可靠導通。例如:一般可控硅的導通時間在 6μs 左右,故觸發(fā)脈沖的寬度至少在 6μs 以上,一般取 20~50 μs,對于大電感負載,由于電流上升較慢,觸發(fā)脈沖寬度還應加大,否則脈沖終止時主回路電流還未上升到可控硅的擎住電流以上,則可控硅又重新關斷,所以脈沖寬度下應小于 300 μs,通常取 1ms,相當廣 50Hz 正弦波的 18°電角度。
二、觸發(fā)脈沖的型式要有助于可控硅觸發(fā)電路導通時間的一致性
對于可控硅串并聯(lián)電路,要求并聯(lián)或者串聯(lián)的元件要同一時刻導通,使兩個管子中流過的電流及或承受的電壓及相同。否則,由于元件特性的分散性,在并聯(lián)電路中使導通較早的元件超出允許范圍,在串聯(lián)電路中使導通較晚的元件超出允許范圍而被損壞,所以,針對上述問題,通常采取強觸發(fā)措施,使并聯(lián)或者串聯(lián)的可控硅盡量在同一時間內(nèi)導通。
三、觸發(fā)電路的觸發(fā)脈沖要有足夠的移相范圍并且要與主回路電源同步
為了保證可控硅變流裝置能在給定的控制范圍內(nèi)工作,必須使觸發(fā)脈沖能在相應的范圍內(nèi)進行移相。同時,無論是在可控整流、有源逆變還是在交流調(diào)壓的觸發(fā)電路中,為了使每一周波重復在相同位置上觸發(fā)可控硅,觸發(fā)信號必須與電源同步,即觸發(fā)信號要與主回路電源保持固定的相位關系。否則,觸發(fā)電路就不能對主回路的輸出電壓 Ud 進行準確的控制。逆變運行時甚至會造成短路事故,而同步是由相主回路接在同一個電源上的同步變壓器輸出的同步信號來實現(xiàn)的。
聲明:本網(wǎng)站原創(chuàng)內(nèi)容,如需轉(zhuǎn)載,請注明出處;本網(wǎng)站轉(zhuǎn)載的內(nèi)容(文章、圖片、視頻)等資料版權(quán)歸原網(wǎng)站所有。如我們采用了您不宜公開的文章或圖片,未能及時和您確認,避免給雙方造成不必要的經(jīng)濟損失,請電郵聯(lián)系我們,以便迅速采取適當處理措施;郵箱:limeijun@yushin88.com